VLSI-Entwurf eines RISC-Prozessors, Softcover reprint of the original 1st ed. 1995 Eine Einführung in das Design großer Chips und die Hardware-Beschreibungssprache VERILOG HDL Coll. Lehrbuch Informatik
Langue : Allemand
Auteur : Golze Ulrich
Dieses Lehr- und Arbeitsbuch führt in den modernen Entwurf großer Chips ein. Ein großer, leistungsfähiger RISC-Prozessor wird in einer Hardware-Beschreibungssprache (HDL) spezifiziert, hierarchisch entwickelt und schließlich als Gattermodell dem Halbleiterhersteller zur Fertigung übergeben. Das Ergebnis ist ein Semi-Custom-Prozessor mit über 100.000 Bruttogattern und einer Rechenleistung von bis zu 40 MIPS. Das Buch mit Diskette führt auch ausführlich in die HDL VERILOG ein.
VLSI-Entwurf - RISC-Prozessor - Pipeline-Architektur - Hardware-Beschreibungssprache (HDL) - Einführung in VERILOG HDL - Verhalten und Struktur - Interpreter - Grobstrukturmodell - Gattermodell - Test.
Prof. Dr. Ulrich Golze ist Professor für den Entwurf integrierter Schaltungen an der TU Braunschweig.
Date de parution : 04-2014
Ouvrage de 438 p.
14.8x21 cm
Mots-clés :
Architektur; Entwurf; Fertigung; Hardwarebeschreibungssprache (HDL); Konstruktion; VLSI; Verilog
© 2024 LAVOISIER S.A.S.