Lavoisier S.A.S.
14 rue de Provigny
94236 Cachan cedex
FRANCE

Heures d'ouverture 08h30-12h30/13h30-17h30
Tél.: +33 (0)1 47 40 67 00
Fax: +33 (0)1 47 40 67 02


Url canonique : www.lavoisier.fr/livre/informatique/les-processeurs-arm-architecture-et-langage-d-assemblage-coll-technique-et-ingenierie/jorda/descriptif_1952788
Url courte ou permalien : www.lavoisier.fr/livre/notice.asp?ouvrage=1952788

Processeurs ARM - Architecture et langage d'assemblage Architecture et langage d'assemblage Coll. Technique et ingénierie

Langue : Français

Auteur :

Couverture de l’ouvrage Processeurs ARM - Architecture et langage d'assemblage
Les processeurs ARM (Advanced RISC Machine) sont utilisés dans une très large gamme d'applications "embarquées" . La production actuelle est de l'ordre de 5 milliards d'unités par an, en forte croissance, et cette famille de processeurs est en passe de remplacer les architectures Intel x86 compte tenu de leur faible coût et de leur faible consommation. Les processeurs ARM se trouvent dans une grande variété de de téléphones portables, d'imprimantes, de calculatrices, d'ordinateurs ultra-portables (netbooks, tablettes...), d'appareils photo et caméras vidéo, d'ordinateurs de voitures et de GPS, de consoles de jeu... cette liste n'étant pas exhaustive.
Cet ouvrage rassemble l'essentiel des connaissances qu'il faut maîtriser pour envisager d''exploiter un processeur ARM. La première partie détaille la structure interne du coeur du processeur. Puis le jeu d'instructions est expliqué. Les techniques de programmation en assembleur sont ensuite présentées ainsi que la gestion des entrées-sorties.
Architecture. Type de données. Modes de fonctionnement du processeur et exceptions. Organisation du banc des registres. Organisation de la mémoire et des entrées/sorties. Présentation du jeu d'instructions standard de l'ARM 7. Techniques de programmation Assembleur. Structures algorithmiques classiques. La mémoire et les tableaux. Gestion de la pile. Utilisation des sous-programmes. Gestion des exceptions. Les entrées/sorties programmées par test d'état. Implémentation des entrées/sorties : la famille Atmel AT91. Le PIO. Les timers. L'USART. Les entrées/sorties par interruptions. L'AIC (Advanced Interrupt Controller). Les interruptions du timer. Annexe : Jeu d'instructions de l'ARM.
Maître de conférences à l'université Paul Sabatier de Toulouse. Ancien consultant formateur chez Antares Sud-Ouest.

Date de parution :

Ouvrage de 272 p.

17x24 cm

Réapprovisionnement en cours

49,00 €

Ajouter au panier
PDF 38,99 €
Télécharger

Thème de Processeurs ARM - Architecture et langage d'assemblage :